TIDEP0081
使用 66AK2L06 JESD204B 连接 ADC32RF80 的宽带接收器参考设计
TIDEP0081
概述
此参考设计面向目前使用 FPGA 或 ASIC 将高速数据转换器连接到基带处理器的宽带接收器系统开发人员,他们需要缩短产品上市时间,同时增强性能并大大降低成本、功率和尺寸。此参考设计包括首个广泛使用的处理器,其中集成 JESD204B 接口和数字前端处理 (DFE) 能力。如将 ADC32RF80 连接至 DAC34J84,则可为航空和国防、测试和测量以及各种工业应用提供高效的解决方案。
特性
- 信号处理器易于通过 JESD204B 集成到数据转换器
- 当连接至 ADC32RF80 时,可用带宽为两个 75MHz 通道或单个 100MHz 通道
- 适用于滤波、下采样或上采样的 DFE 处理:用于减轻计算密集型 2D FFT 运算负载的 FFTC 硬件加速器,可实现低延迟和高精度
- 附加了 JESD 的宽带采样信号处理解决方案,包含数字信号处理器 (DSP)、ADC 和 DAC 板、演示软件、配置 GUI 以及入门指南
- 强大的演示和开发平台,包括三个 EVM、一个确定性延迟卡、原理图、BOM、用户指南、基准、软件和演示
我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。
设计文件和产品
设计文件
下载现成的系统文件,加快您的设计过程。
产品
在设计中包括 TI 产品和可能的替代产品。
技术文档
= TI 精选文档
未找到结果。请清除搜索,并重试。
查看所有 1
类型 | 标题 | 下载最新的英文版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 设计指南 | Wideband Receiver With 66AK2L06 JESD204B Attach to ADC32RF80 Reference Design | 2016年 9月 23日 |