UCC27523
- 工业标准引脚分配
- 两个独立的栅极驱动通道
- 5A 峰值驱动源电流和灌电流
- 针对每个输出的独立使能功能
- 与电源电压无关的 TTL 和 CMOS 兼容逻辑阀值
- 针对高抗扰度的滞后逻辑阀值
- 输入和使能引脚电压电平不受 VDD 引脚偏置电源电压限制
- 4.5V 至 18V 单电源范围
- 在 VDD 欠压闭锁 (UVLO) 期间,输出保持低电平,(以确保加电和断电时的无毛刺脉冲运行)
- 快速传播延迟(典型值 13ns)
- 快速上升和下降时间(典型值 7ns 和 6ns)
- 两通道间典型值为 1ns 的延迟匹配时间
- 针对更高的驱动电流,两个输出可以并联
- 当输入悬空时输出保持在低电平
- 环氧树脂双列直插式 (PDIP)-8,小外形尺寸集成电路 (SOIC)-8,表面贴装小外形尺寸 (MSOP)-8 封装 PowerPAD 和 3mm x 3mm 超薄型小外形尺寸 (WSON)-8 封装选项
- -40°C 至 +140°C 的运行温度范围
UCC2752x 系列器件是双通道、高速、低侧栅极驱动器,此器件能够有效地驱动 MOSFET 和绝缘栅极型功率管 (IGBT) 电源开关。 使用能够从内部大大降低击穿电流的设计,UCC2752x 能够将高达 5A 拉电流和 5A 灌电流的高峰值电流脉传送到电容负载,此器件还具有轨到轨驱动能力和典型值为 13ns 的极小传播延迟。 除此之外,此驱动器特有两个通道间相匹配的内部传播延迟,这一特性使得此驱动器非常适合于诸如同步整流器等对于双栅极驱动有严格计时要求的应用。 这还使得两个通道可以并连,以有效地增加电流驱动能力或者使用一个单一输入信号驱动两个并联在一起的开关。 输入引脚阀值基于 TTL 和 CMOS 兼容低压逻辑,此逻辑是固定的并且与 VDD 电源电压无关。 高低阀值间的宽滞后提供了出色的抗扰度。
UCC2752x 系列产品提供了三个标准逻辑选项的组合-双路反相,双路非反相,一路反相和一路非反相驱动器。 UCC27526 特有一个双输入设计,此设计为每个通道提供了反相(IN- 引脚)和非反相(IN+ 引脚)配置的灵活性。 IN+ 或 IN- 引脚中的任何一个控制驱动器输出状态。 未使用的输入引脚可被用于启用和禁用功能。 出于安全的考虑,UCC2752x 系列内所有器件输入引脚上的内部上拉和下拉电阻器可在输入引脚处于悬空条件下时确保输出保持低电平。 为了能够更好地控制驱动器应用的运行,UCC27323,UCC27324 和 UCC27325 均特有一个使能引脚(ENA 和 ENB)。 针对高电平有效逻辑,这些引脚被内部上拉至 VDD 并可针对标准运行而保持断开。
UCC2752x 系列器件采用 SOIC-8(D),带有外露焊垫的 MSOP-8(DGN) 和带有外露焊垫的 3mm x 3mm WSON-8(DSD) 封装。 UCC27524 也可采用 PDIP-8(P) 封装。 对于 UCC27526,只提供 3mm x 3mm WSON(DSD) 封装。
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | 双 5-A 高速低侧栅极驱动器 数据表 (Rev. F) | 最新英语版本 (Rev.H) | PDF | HTML | 2013年 8月 9日 | |
应用简报 | 了解峰值源电流和灌电流 (Rev. A) | 英语版 (Rev.A) | 2020年 4月 29日 | |||
应用简报 | 适用于栅极驱动器的外部栅极电阻器设计指南 (Rev. A) | 英语版 (Rev.A) | 2020年 4月 29日 | |||
应用手册 | Improving Efficiency of DC-DC Conversion through Layout | 2019年 5月 7日 | ||||
应用简报 | How to overcome negative voltage transients on low-side gate drivers' inputs | 2019年 1月 18日 | ||||
更多文献资料 | Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) | 2018年 10月 29日 | ||||
选择指南 | 电源管理指南 2018 (Rev. K) | 2018年 7月 31日 | ||||
选择指南 | 电源管理指南 2018 (Rev. R) | 2018年 6月 25日 | ||||
更多文献资料 | MOSFET 和 IGBT 栅极驱动器电路的基本原理 | 最新英语版本 (Rev.A) | 2018年 4月 17日 | |||
应用简报 | Low-Side Gate Drivers With UVLO Versus BJT Totem-Pole | 2018年 3月 16日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
UCC27423-4-5-Q1EVM — 具有使能端的 UCC2742xQ1 双路 4A 高速低侧 MOSFET 驱动器评估模块 (EVM)
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
HVSSOP (DGN) | 8 | Ultra Librarian |
SOIC (D) | 8 | Ultra Librarian |
WSON (DSD) | 8 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。