TPS74901

正在供货

具有电源正常指示和使能功能的 3A、低 VIN (0.8V)、可调节超低压降稳压器

产品详情

Output options Adjustable Output Iout (max) (A) 3 Vin (max) (V) 5.5 Vin (min) (V) 0.8 Vout (max) (V) 3.6 Vout (min) (V) 0.8 Noise (µVrms) 20 Iq (typ) (mA) 3 Thermal resistance θJA (°C/W) 34, 36 Rating Catalog Load capacitance (min) (µF) 2.2 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 2 PSRR at 100 KHz (dB) 28 Dropout voltage (Vdo) (typ) (mV) 60, 120 Operating temperature range (°C) -40 to 125
Output options Adjustable Output Iout (max) (A) 3 Vin (max) (V) 5.5 Vin (min) (V) 0.8 Vout (max) (V) 3.6 Vout (min) (V) 0.8 Noise (µVrms) 20 Iq (typ) (mA) 3 Thermal resistance θJA (°C/W) 34, 36 Rating Catalog Load capacitance (min) (µF) 2.2 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 2 PSRR at 100 KHz (dB) 28 Dropout voltage (Vdo) (typ) (mV) 60, 120 Operating temperature range (°C) -40 to 125
TO-263 (KTW) 7 153.924 mm² 10.1 x 15.24 VQFN (RGW) 20 25 mm² 5 x 5 VSON (DRC) 10 9 mm² 3 x 3
  • VOUT 范围:0.8V 至 3.6V
  • 超低 VIN 范围:0.8V 至 5.5V
  • VBIAS 范围:2.7V 至 5.5V
  • 低压降:电压为 3A 时为 120mV(典型值)
  • 电源正常 (PG) 输出可实现电源监视或为其他电源提供时序信号
  • 整个线路、负载和温度范围内的精度:1%(新芯片)
  • 整个线路、负载和温度范围内的精度:2%(旧芯片)
  • 可调启动浪涌控制
  • VBIAS 支持低 VIN 运行,具有良好的瞬态响应
  • 任何输出电容器 ≥ 2.2µF 时保持稳定
  • 封装:
    • 小型 3mm × 3mm × 1mm VSON
    • 5mm × 5mm × 1mm VQFN 和 DDPAK-7
  • 高电平有效使能
  • VOUT 范围:0.8V 至 3.6V
  • 超低 VIN 范围:0.8V 至 5.5V
  • VBIAS 范围:2.7V 至 5.5V
  • 低压降:电压为 3A 时为 120mV(典型值)
  • 电源正常 (PG) 输出可实现电源监视或为其他电源提供时序信号
  • 整个线路、负载和温度范围内的精度:1%(新芯片)
  • 整个线路、负载和温度范围内的精度:2%(旧芯片)
  • 可调启动浪涌控制
  • VBIAS 支持低 VIN 运行,具有良好的瞬态响应
  • 任何输出电容器 ≥ 2.2µF 时保持稳定
  • 封装:
    • 小型 3mm × 3mm × 1mm VSON
    • 5mm × 5mm × 1mm VQFN 和 DDPAK-7
  • 高电平有效使能

TPS74901 低压降 (LDO) 线性稳压器可面向多种应用提供易于使用的稳健型电源管理解决方案。用户可编程软启动通过减少启动时的容性浪涌电流,更大限度地减少了输入电源上的应力。软启动具有单调性,旨在为各类处理器和专用集成电路 (ASIC) 供电。借助使能输入和电源正常输出,可通过外部稳压器轻松实现上电排序。凭借全方位的灵活性,该器件可为现场可编程门阵列 (FPGA)、数字信号处理器 (DSP) 等具有特殊启动要求的应用配置可满足其时序要求的解决方案。

该器件还具有高精度的参考电压电路和误差放大器,可在整个负载、线路、温度和过程范围内提供 2% 精度。该器件在使用大于或等于 2.2µF 的任何类型的电容器时都能保持稳定运行,并具有 –40°C 至 +125°C 的额定结温范围。TPS74901 采用小型 3mm × 3mm VQFN 和小型 5mm × 5mm VQFN 封装,可实现高度紧凑的解决方案总尺寸。该器件还可采用 DDPAK-7 封装。

TPS74901 低压降 (LDO) 线性稳压器可面向多种应用提供易于使用的稳健型电源管理解决方案。用户可编程软启动通过减少启动时的容性浪涌电流,更大限度地减少了输入电源上的应力。软启动具有单调性,旨在为各类处理器和专用集成电路 (ASIC) 供电。借助使能输入和电源正常输出,可通过外部稳压器轻松实现上电排序。凭借全方位的灵活性,该器件可为现场可编程门阵列 (FPGA)、数字信号处理器 (DSP) 等具有特殊启动要求的应用配置可满足其时序要求的解决方案。

该器件还具有高精度的参考电压电路和误差放大器,可在整个负载、线路、温度和过程范围内提供 2% 精度。该器件在使用大于或等于 2.2µF 的任何类型的电容器时都能保持稳定运行,并具有 –40°C 至 +125°C 的额定结温范围。TPS74901 采用小型 3mm × 3mm VQFN 和小型 5mm × 5mm VQFN 封装,可实现高度紧凑的解决方案总尺寸。该器件还可采用 DDPAK-7 封装。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相似
TPS7A84 正在供货 具有电源正常指示功能的 3A、低输入电压、低噪声、高精度、超低压降稳压器 TPS7A84 is the next-generation version of this device with lower noise.

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 11
类型 标题 下载最新的英语版本 日期
* 数据表 TPS74901 具有可编程软启动功能的 3A 低压降线性稳压器 数据表 (Rev. K) PDF | HTML 英语版 (Rev.K) PDF | HTML 2024年 8月 7日
应用手册 LDO 噪声揭秘 (Rev. B) PDF | HTML 英语版 (Rev.B) PDF | HTML 2020年 9月 16日
应用手册 A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
选择指南 Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
应用手册 LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
选择指南 低压降稳压器快速参考指南 (Rev. M) 最新英语版本 (Rev.P) 2017年 1月 5日
应用手册 简化的 LDO PSRR 测量 最新英语版本 (Rev.A) PDF | HTML 2010年 7月 28日
模拟设计期刊 Q2 2009 Issue Analog Applications Journal 2009年 5月 1日
模拟设计期刊 Taming linear-regulator inrush currents 2009年 5月 1日
EVM 用户指南 TPS74901EVM-210 (Rev. B) 2008年 7月 24日
EVM 用户指南 TPS74901EVM-210 2007年 4月 14日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

TPS74901EVM-210 — TPS74901 3A、低 VIN (0.8V) 可调节超低压降稳压器评估模块

TPS74901EVM-210 便于评估 TPS74901 低压降线性稳压器 IC。

这些稳压器需要一个低功耗偏置电压 VBIAS 和一个电源输入电压 VIN。该稳压器能够提供低至 0.8V 的输出电压、高达 3A 的输出电流,并具有带开漏输出的集成式监控电路,该开漏输出可在输出电压达到稳压(电源正常,即 PG)时进入高阻抗状态。

用户指南: PDF
TI.com 上无现货
仿真模型

TPS74901 PSpice Transient Model (Rev. B)

SLIM031B.ZIP (60 KB) - PSpice Model
仿真模型

TPS74901 TINA-TI Transient Reference Design

SLIM257.TSC (94 KB) - TINA-TI Spice Model
仿真模型

TPS74901 TINA-TI Transient Spice Model

SLIM256.ZIP (35 KB) - TINA-TI Spice Model
仿真模型

TPS74901 Unencrypted PSpice Transient Model

SBVM634.ZIP (3 KB) - PSpice Model
参考设计

TIDA-00431 — 参考设计 - 采用 8GHz 直流耦合全差分放大器的 RF 采样 4GSPS ADC

宽带射频 (RF) 接收器有助于极大提升无线电设计中的灵活性。较宽的瞬时带宽支持灵活调节而无需改动硬件且能够以间隔较大的频率捕获多个通道。

此参考设计介绍了一个宽带射频接收器,该接收器利用 4 GSPS 模数转换器 (ADC) 并具有一个 8GHz 直流耦合全差动放大器前端。放大器前端提供信号增益并允许采集下行到直流的信号,而平衡-非平衡变压器耦合输入则做不到这一点。

设计指南: PDF
原理图: PDF
参考设计

TIDA-01017 — 适用于示波器、无线测试器和雷达的高速多通道 ADC 时钟参考设计

TIDA-01017 参考设计展示了适用于高速多通道系统的时钟解决方案的性能,通过测量射频采样 ADC 的整个输入频率范围的通道间偏差进行分析。通道间偏差对于相控阵雷达和示波器应用至关重要。ADC12J4000 是一款低功耗、12 位、4GSPS 射频采样模数转换器 (ADC),具有缓冲模拟输入、集成式数字下变频器,采用 JESD204B 接口,并可捕获高达 4GHz 的信号。此设计展示了使用 LMK04828 的时钟解决方案,可使用同步 SYSREF 在多个 ADC12J4000 信号链之间实现同步。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01015 — 适用于数字示波器和无线测试器中的 12 位高速 ADC 的 4GHz 时钟参考设计

TIDA-01015 是一款适合高速直接射频采样 GSPS ADC 的时钟解决方案参考设计。该参考设计展示了采样时钟在为第二奈奎斯特区域输入信号频率实现高 SNR 方面的重要性。ADC12J4000 是一款 12 位 4GSPS 射频采样 ADC,具有 3.2GHz 的 3dB 输入带宽,能够捕获高达 4GHz 的信号。此参考设计突出了一款适合 ADC12J4000 的时钟解决方案,该器件采用 TRF3765,以在高输入频率条件下实现高 SNR 性能,适用于数字存储示波器 (DSO) 和无线测试仪等应用。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00826 — 50Ω 2GHz 示波器前端参考设计

此参考设计是 50Ω 输入示波器应用的模拟前端的一部分。系统设计人员可轻松使用此评估平台来处理频域和时域应用中的直流到 2GHz 的输入信号。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00432 — 将 Xilinx 平台应用于相位阵列雷达系统以实现 JESD204B 千兆次采样 ADC 的同步

此系统级设计展示了如何使用 Xilinx VC707 平台一起同步两个 ADC12J4000 评估模块 (EVM)。此设计文档介绍了必要的硬件修改和器件配置,包括时钟方案。此设计显示了每个 EVM 的示例配置文件。此设计介绍了 FPGA 固件,并显示相关的 Xilinx IP 块配置参数。此外还显示并分析了在实际硬件上采集的数据,测试结果显示出 50ps 内的同步,未使用特性化电缆,也未校准传播延迟。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00359 — 面向 GSPS ADC 的时钟解决方案参考设计

适用于 GSPS 数据转换器的低成本、高性能时钟解决方案。此参考设计讨论如何使用低噪声频率合成器 TRF3765 为 4 GSPS 模数转换器 (ADC12J4000) 生成采样时钟。实验展示了与数据表相当的 SNR 和 SFDR 性能。
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
TO-263 (KTW) 7 Ultra Librarian
VQFN (RGW) 20 Ultra Librarian
VSON (DRC) 10 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频