TPS3828
- 上电复位发生器具有 200ms(TPS3823、TPS3824、TPS3825 和 TPS3828)或 25ms (TPS3820) 的固定延时时间
- 手动复位输入(TPS3820、TPS3823、TPS3825 和 TPS3828)
- 低电平有效(TPS3820、TPS3823、TPS3824 和 TPS3825)、高电平有效(TPS3824 和 TPS3825)和漏极开路 (TPS3828) 均支持复位输出
- 电源电压监控范围: 2.5V、3V、3.3V、5V
- 看门狗计时器(TPS3820、TPS3823、TPS3824 和 TPS3828)
- 电源电流为 15µA(典型值)
- 5 引脚 SOT-23 封装
- 温度范围:−40°C 至 85°C(TPS3823A-33 为 −40°C 至 125°C)
TPS382x 系列监控器主要为 DSP 以及基于处理器的系统提供电路初始化和计时监控等功能。上电期间,RESET 会在电源电压 VDD 超出 1.1V 时置为有效。因此VDD 保持在阈值电压 VIT− 以下,电源电压监控器就会监测 VDD 并将 RESET 保持为低电平有效。内部计时器将会延迟输出恢复至无效状态(高电平)的时间,以确保系统正常复位。延时时间 td 始于 VDD 上升至高于阈值电压 (VIT− + VHYS) 之后。当电源电压降到阈值电压 VIT− 以下时,输出再次变为有效状态(低电平)。无需外部组件。该系列中的所有器件均具有一个通过内部分压器设定的固定检测阈值电压 VIT–。TPS382x 系列还提供 200ms (TPS3820) 和 1.6s(TPS3823、TPS3824 和 TPS3828)的看门狗超时选项。
您可能感兴趣的相似产品
功能优于所比较器件的普遍直接替代产品
技术文档
未找到结果。请清除搜索并重试。
查看全部 18 设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
TPS382-Q1EVM — 具有集成看门狗的 TPS382x-Q1 电压监控器评估模块
TPS382x-Q1 EVM 有 5 种不同的 TPS382x-Q1 器件,可以在整个产品系列实现不同功能的评估和测试。该 EVM 包括 2.5V、3.0V、3.3V 和 5V 固定监控、看门狗输入、手动复位、正负复位输出,以及开漏和推挽复位器件。
用户指南: PDF
装配图
System on Module for Industrial Power Line Comm. (CENELEC) Assembly Drawings
TIDRAH9.PDF (116 KB)
装配图
System on Module for Power Line Communication (FCC Frequency Band) Assembly
TIDRDG1.ZIP (241 KB)
装配图
System on Module for Power Line Communication (CENELEC Freq. Band) Assembly
TIDRDO7.ZIP (206 KB)
装配图
Extending Network Coverage Reliability Standards-based Protocols Assembly Files
TIDRLW0.ZIP (4442 KB)
物料清单 (BOM)
System on Module for Prime Power Line Communication Bill of Materials (BOM)
TIDR365.ZIP (23 KB)
物料清单 (BOM)
System on Module for Industrial Power Line Communication (CENELEC) BOM
TIDRAH8.PDF (110 KB)
物料清单 (BOM)
System on Module for Power Line Communication (FCC Frequency Band) BOM
TIDRDF9.PDF (99 KB)
物料清单 (BOM)
System on Module for Power Line Communication (CENELEC Freq. Band) BOM
TIDRDT0.PDF (98 KB)
物料清单 (BOM)
Extending Network Coverage Reliability with Standards-based Protocols BOM
TIDRLV9.PDF (145 KB)
CAD/CAE 符号
System on Module for Industrial Power Line Communication (CENELEC) CAD Files
TIDRAI0.ZIP (274 KB)
CAD/CAE 符号
System on Module for Power Line Communication (FCC Frequency Band) CAD Files
TIDRDG2.ZIP (161 KB)
CAD/CAE 符号
System on Module for Power Line Communication (CENELEC Freq. Band) CAD Files
TIDRDO8.ZIP (181 KB)
CAD/CAE 符号
Extending Network Coverage Reliability with Standards-based Protocols CAD Files
TIDRLW2.ZIP (622 KB)
光绘文件
TIDM-SOMPLC-F28M35 Power Line Communication System on Module Design Files
TIDC325.ZIP (1691 KB)
光绘文件
System on Module for G3-PLC Power Line Communication (CENELEC) Gerber Files
TIDC617.ZIP (1056 KB)
光绘文件
System on Module for Industrial Power Line Communication (CENELEC) Gerber Files
TIDC618.ZIP (1294 KB)
光绘文件
System on Module for Power Line Communication (FCC Frequency Band) Gerber Files
TIDC972.ZIP (2483 KB)
光绘文件
System on Module for Power Line Communication (CENELEC Freq. Band) Gerber Files
TIDC998.ZIP (317 KB)
光绘文件
Extending Network Coverage Reliability with Standards-based Protocols Gerber
TIDCC76.ZIP (687 KB)
PCB 布局
System on Module for Industrial Power Line Communication (CENELEC) Layer Plots
TIDRAI1.PDF (1990 KB)
PCB 布局
System on Module for Power Line Communication (FCC Frequency Band) PCB Layout
TIDRDG0.PDF (2833 KB)
PCB 布局
System on Module for Power Line Communication (CENELEC Freq. Band) PCB Layout
TIDRDO6.ZIP (875 KB)
PCB 布局
Extending Network Coverage Reliability with Standard-based Protocols Layer Plots
TIDRLW1.ZIP (1320 KB)
原理图
System on Module for Industrial Power Line Communication (CENELEC) Schematic
TIDRAH7.PDF (68 KB)
原理图
System on Module for Power Line Communication (FCC Frequency Band) Schematic
TIDRDF8.PDF (54 KB)
原理图
System on Module for Power Line Communication (CENELEC Freq. Band) Schematic
TIDRDO5.PDF (49 KB)
原理图
Extending Network Coverage Reliability with Standards-based Protocols Schematic
TIDRLV8.PDF (707 KB)
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计
TIDA-010055 — TIDA-010055
该参考设计展示了适用于具有模拟输入/输出和通信模块的保护继电器的非隔离式电源架构,这些模块通过 5V、12V 或 24V 直流输入生成。为了生成电源,该设计针对尺寸和设计时间受限的应用使用带集成 FET 的直流/直流转换器和带集成电感器的电源模块,并针对需要低 EMI 和线性稳压器 (LDO) 以实现低纹波的应用采用 HotRod™ 封装类型。保护措施包括用于输入瞬态保护的平缓钳位 (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
SOT-23 (DBV) | 5 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点