产品详情

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 2 IOL (max) (mA) 32 Supply current (max) (µA) 10 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 2 IOL (max) (mA) 32 Supply current (max) (µA) 10 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 6 2.1875 mm² 1.75 x 1.25 SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8 SOT-5X3 (DRL) 6 2.56 mm² 1.6 x 1.6 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1
  • Available in the Texas Instruments NanoFree Package
  • Supports 5.5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Maximum tpd of 4.1 ns at 3.3 V
  • Low Power Consumption, 10-µA Maximum ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce) <0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot) >2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Can Be Used as a Down Translator to Translate Inputs From a Maximum of 5.5 V Down to the VCC Level
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

All trademarks are the property of their respective owners.

  • Available in the Texas Instruments NanoFree Package
  • Supports 5.5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Maximum tpd of 4.1 ns at 3.3 V
  • Low Power Consumption, 10-µA Maximum ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce) <0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot) >2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Can Be Used as a Down Translator to Translate Inputs From a Maximum of 5.5 V Down to the VCC Level
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

All trademarks are the property of their respective owners.

The SN74LVC2G34 device is a dual buffer gate designed for 1.65-V to 5.5-V VCC operation. The SN74LVC2G34 device performs the Boolean function Y = A in positive logic.

NanoFree package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

The SN74LVC2G34 device is a dual buffer gate designed for 1.65-V to 5.5-V VCC operation. The SN74LVC2G34 device performs the Boolean function Y = A in positive logic.

NanoFree package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同,且具有相同引脚
SN74AUP2G07 正在供货 具有漏极开路输出的 2 通道、0.8V 至 3.6V 低功耗缓冲器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
功能与比较器件相同,但引脚排列有所不同
SN74AUP2G34 正在供货 2 通道、0.8V 至 3.6V 低功耗缓冲器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 29
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LVC2G34 Dual Buffer Gate 数据表 (Rev. J) PDF | HTML 2015年 10月 30日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 How to Select Little Logic (Rev. A) 2016年 7月 26日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 最新英语版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 英语版 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
产品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
设计指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

5-8-LOGIC-EVM — 支持 5 至 8 引脚 DCK、DCT、DCU、DRL 和 DBV 封装的通用逻辑评估模块

灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
用户指南: PDF
TI.com 上无现货
仿真模型

HSPICE MODEL OF SN74LVC2G34

SCEJ194.ZIP (87 KB) - HSpice Model
仿真模型

SN74LVC2G34 Behavioral SPICE Model

SCEM610.ZIP (7 KB) - PSpice Model
仿真模型

SN74LVC2G34 IBIS Model (Rev. B)

SCEM255B.ZIP (45 KB) - IBIS Model
参考设计

TIDA-010090 — 4 通道 50A 数字控制电池测试仪参考设计

该参考设计介绍了一种使用 C2000™ 实时微控制器 (MCU) 和精密模数转换器 (ADC) ADS8588S 来控制双向降压转换器功率级的电流和电压的方法。此设计利用 C2000 MCU 的高分辨率脉宽调制 (PWM) 生成外设,实现了低于 ±10mA 的电流调节误差和低于 ±1mV 的电压调节误差。
设计指南: PDF
参考设计

TIDA-010054 — 适用于 3 级电动汽车充电站的双向双有源电桥参考设计

该参考设计概述了单相双有源电桥 (DAB) 直流/直流转换器的实现。DAB 拓扑具有软开关换向、器件数量减少和效率高等优势。该设计在功率密度、成本、重量、电隔离、高电压转换比和可靠性等关键要素方面大有裨益,是电动汽车充电站和能量存储应用的理想之选。DAB 中的模块化和对称结构能堆叠多个转换器,实现高功率吞吐量和双向运行模式,从而支持电池充电和放电应用。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00420 — 基于 ADC、数字隔离、宽输入、16 通道、交流/直流二进制输入参考设计

此参考设计展示了一种经过成本优化、基于可扩展 ADC 且具有增强型隔离功能的交流/直流二进制输入模块 (BIM) 架构。10 位或 12 位 SAR ADC 的 16 个通道用于感应多个二进制输入。运算放大器除了使每通道成本保持较低之外,还为每个输入提供了出色的信号调节。数字隔离器(基础型或增强型)用于隔离主机 MCU 或处理器。支持对温度、湿度和磁场的测量以用于诊断。具有可配置输出的增强型隔离直流/直流电源可为二进制模块提供所需的电源。
设计指南: PDF
原理图: PDF
参考设计

TIDA-010065 — 基于高效、低辐射、隔离式直流/直流转换器的模拟输入模块参考设计

该参考设计是一个用于为隔离式放大器生成隔离电源以测量隔离式电压和电流的简化架构。一个具有增强隔离功能且完全集成的直流/直流转换器,采用 5V 输入并提供可配置的 5V 或 5.4V 输出(低压降稳压器(LDO)的裕量),能够产生隔离式电力。与配置为通道隔离输入的 ±50mV 输入范围隔离放大器连接的分流器可以测量电流。与配置为组隔离输入的 ±250mV 或 ±12V 输入范围隔离放大器连接的分压器输出可以测量电压。隔离放大器的输出端直接连接到 24 位 Δ-Σ 模数转换器 (ADC),或者使用增益放大器将输出缩放至 ±10V,并连接到 (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-00653 — 适用于电池充电应用的非隔离式双向转换器参考设计

TIDA-00653 是非隔离式 48 至 12V 双向转换器参考设计,适用于 UCD3138 数字电源控制器支持的 48V 电池应用。该设计非常灵活,能够以 ZVS 转换模式拓扑工作以优化轻负载效率,也能够以硬开关拓扑工作以实现简单的系统设计。该双向转换器针对轻负载采用自动切相和偏移技术,并且采用自适应死区优化,以实现大于 96% 的复合效率增益。由于效率得到极大的提高,因此热损耗得以降低,在汽车应用中无需使用空气或液体冷却。此外,使用 UCD3138 高控制频率控制器和基于硬件的状态机,可以实现小型化,并且可以释放系统 CPU 以用于电池管理等其他功能。
设计指南: PDF
原理图: PDF
参考设计

TIDA-010055 — TIDA-010055

该参考设计展示了适用于具有模拟输入/输出和通信模块的保护继电器的非隔离式电源架构,这些模块通过 5V、12V 或 24V 直流输入生成。为了生成电源,该设计针对尺寸和设计时间受限的应用使用带集成 FET 的直流/直流转换器和带集成电感器的电源模块,并针对需要低 EMI 和线性稳压器 (LDO) 以实现低纹波的应用采用 HotRod™ 封装类型。保护措施包括用于输入瞬态保护的平缓钳位 (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-010011 — 适用于保护继电器处理器模块的高效电源架构参考设计

This reference design showcases various power architectures for generating multiple voltage rails for an application processor module, requiring >1A load current and high efficiency . The required power supply is generated using 5-, 12- or 24-V DC input from the backplane. Power supplies are (...)
原理图: PDF
参考设计

TIDA-00609 — 自启动音频系统

该参考设计的目的是提供可用作音频系统参考的硬件和软件工具。PurePath™ 控制台主板的新版本(修订版 F)增加了独立自启动功能,允许使用与该平台兼容的任何评估模块 (EVM) 进行成功演示。
测试报告: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
DSBGA (YZP) 6 Ultra Librarian
SOT-23 (DBV) 6 Ultra Librarian
SOT-5X3 (DRL) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频