产品详情

Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
SOIC (DW) 20 131.84 mm² 12.8 x 10.3 SOP (NS) 20 98.28 mm² 12.6 x 7.8 SSOP (DB) 20 56.16 mm² 7.2 x 7.8 TSSOP (PW) 20 41.6 mm² 6.5 x 6.4 VQFN (RGY) 20 15.75 mm² 4.5 x 3.5 VQFN (RKS) 20 11.25 mm² 4.5 x 2.5 VSSOP (DGS) 20 24.99 mm² 5.1 x 4.9
  • 工作范围为 2V 至 5.5V V CC
  • 电压为 5V 时,t pd 最大值为 6ns
  • V OLP(输出接地反弹) 典型值小于 0.8V(V CC = 3.3V、T A = 25°C)
  • V OHV(输出 V OH 下冲)典型值 大于 2.3 V(V CC = 3.3V、T A = 25°C 时)
  • 所有端口上均支持混合模式电压运行
  • I off 支持局部断电模式运行
  • 闩锁性能超过 250mA,符合 JESD 17 规范
  • 工作范围为 2V 至 5.5V V CC
  • 电压为 5V 时,t pd 最大值为 6ns
  • V OLP(输出接地反弹) 典型值小于 0.8V(V CC = 3.3V、T A = 25°C)
  • V OHV(输出 V OH 下冲)典型值 大于 2.3 V(V CC = 3.3V、T A = 25°C 时)
  • 所有端口上均支持混合模式电压运行
  • I off 支持局部断电模式运行
  • 闩锁性能超过 250mA,符合 JESD 17 规范

SN74LV541A 器件是一款八路缓冲器/驱动器,可在 2V 至 5.5V V CC 电压下运行。

SN74LV541A 器件是一款八路缓冲器/驱动器,可在 2V 至 5.5V V CC 电压下运行。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 6
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LV541A 具有三态输出的八路缓冲器/驱动器 数据表 (Rev. N) PDF | HTML 英语版 (Rev.N) PDF | HTML 2023年 8月 8日
测试报告 TI Power Reference Design for Xilinx(R) Virtex(R)-7 (VC709) (Rev. A) 2014年 12月 16日
用户指南 TI Power Reference Design for Xilinx® Zynq 7000 (ZC702) (Rev. A) 2014年 12月 16日
测试报告 PMP7977 Test Results (Rev. A) 2014年 6月 11日
测试报告 TI Power Reference Design for Xilinx® Artix®-7 (AC701) 2014年 5月 12日
用户指南 PMP7977 User's Guide 2013年 9月 11日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 设计用于支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑产品通用评估模块

14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
仿真模型

HSPICE MODEL OF SN74LV541A

SCEJ189.ZIP (100 KB) - HSpice Model
仿真模型

SN74LV541A Behavioral SPICE Model

SCEM649.ZIP (7 KB) - PSpice Model
仿真模型

SN74LV541A IBIS Model

SCEM144.ZIP (18 KB) - IBIS Model
物料清单 (BOM)

PMP7977 BOM (Rev. A)

TIDR156A.PDF (595 KB)
PCB 布局

PMP7977 PCB

TIDU151.PDF (6781 KB)
原理图

PMP7977 Schematic (Rev. A)

TIDR155A.PDF (598 KB)
参考设计

PMP7977 — 适用于 Artix 7 的模拟解决方案

该 Artix 7 电源管理参考设计板使用电源模块、线性稳压器和兼容 PMBus 的系统控制器来提供 FPGA(包括 DDR 存储器终端)所需的所有内核和辅助电压。数字电源图形用户界面用于监控电路板电源轨的电压和电流强度。
测试报告: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
SOIC (DW) 20 Ultra Librarian
SOP (NS) 20 Ultra Librarian
SSOP (DB) 20 Ultra Librarian
TSSOP (PW) 20 Ultra Librarian
VQFN (RGY) 20 Ultra Librarian
VQFN (RKS) 20 Ultra Librarian
VSSOP (DGS) 20 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频