产品详情

2nd harmonic (dBc) -73 3rd harmonic (dBc) -80 Frequency of harmonic distortion measurement (MHz) 200 Acl, min spec gain (V/V) 0.5 Architecture Fully Differential ADC Driver, VGA BW at Acl (MHz) 4500 Gain (max) (dB) 26 Gain (min) (dB) -6 Step size (dB) 1 Type RF VGA Iq per channel (typ) (mA) 69 Number of channels 1 Rating Catalog Operating temperature range (°C) -40 to 85 Slew rate (typ) (V/µs) 18200 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.25 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4 Vs (min) (V) 4 Vs (max) (V) 5
2nd harmonic (dBc) -73 3rd harmonic (dBc) -80 Frequency of harmonic distortion measurement (MHz) 200 Acl, min spec gain (V/V) 0.5 Architecture Fully Differential ADC Driver, VGA BW at Acl (MHz) 4500 Gain (max) (dB) 26 Gain (min) (dB) -6 Step size (dB) 1 Type RF VGA Iq per channel (typ) (mA) 69 Number of channels 1 Rating Catalog Operating temperature range (°C) -40 to 85 Slew rate (typ) (V/µs) 18200 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.25 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4 Vs (min) (V) 4 Vs (max) (V) 5
UQFN-HR (RMZ) 16 9 mm² 3 x 3
  • 3dB 带宽:4.5GHz(26dB 增益时)
  • 增益范围:–6dB 至 26dB(步长为 1dB)
  • 差分输入阻抗:100Ω
  • 支持共模控制的差分输出
  • 最大增益条件下的失真(VO = 2 VPPD,RL = 200Ω):
    • 200MHz:HD2 为 –73dBc,HD3 为 –80dBc
    • 500 MHz:HD2 为 –68dBc,HD3 为 –72dBc
    • 1 GHz:HD2 为 –63dBc,HD3 为 –63dBc
    • 2 GHz:HD2 为 –58dBc,HD3 为 –54dBc
  • 输出 IP3:
    • 200MHz 时为 43dBm
    • 1GHz 时为 33dBm
    • 2GHz 时为 27dBm
  • 输出 IP2:
    • 200MHz 时为 67dBm
    • 1GHz 时为 60dBm
    • 2GHz 时为 52dBm
  • 1GHz、RS = 100Ω 时的噪声系数为 8dB
  • 82ps 上升/下降时间脉冲响应
  • 供电电源:5.0V/69mA
  • 支持单电源和 (±) 分离电源供电:
    • 直流和交流耦合应用
  • 采用先进的互补 BiCMOS 工艺制成
  • 3mm × 3mm 超薄四方扁平无引线 (UQFN)-16 封装

应用

  • 测试和测量
  • 超宽带模数转换器 (ADC) 驱动器
  • 通信接收器
  • 射频 (RF) 采样子系统
  • 表面声波 (SAW) 滤波缓冲器和驱动器
  • 国防设备和雷达

All trademarks are the property of their respective owners.

  • 3dB 带宽:4.5GHz(26dB 增益时)
  • 增益范围:–6dB 至 26dB(步长为 1dB)
  • 差分输入阻抗:100Ω
  • 支持共模控制的差分输出
  • 最大增益条件下的失真(VO = 2 VPPD,RL = 200Ω):
    • 200MHz:HD2 为 –73dBc,HD3 为 –80dBc
    • 500 MHz:HD2 为 –68dBc,HD3 为 –72dBc
    • 1 GHz:HD2 为 –63dBc,HD3 为 –63dBc
    • 2 GHz:HD2 为 –58dBc,HD3 为 –54dBc
  • 输出 IP3:
    • 200MHz 时为 43dBm
    • 1GHz 时为 33dBm
    • 2GHz 时为 27dBm
  • 输出 IP2:
    • 200MHz 时为 67dBm
    • 1GHz 时为 60dBm
    • 2GHz 时为 52dBm
  • 1GHz、RS = 100Ω 时的噪声系数为 8dB
  • 82ps 上升/下降时间脉冲响应
  • 供电电源:5.0V/69mA
  • 支持单电源和 (±) 分离电源供电:
    • 直流和交流耦合应用
  • 采用先进的互补 BiCMOS 工艺制成
  • 3mm × 3mm 超薄四方扁平无引线 (UQFN)-16 封装

应用

  • 测试和测量
  • 超宽带模数转换器 (ADC) 驱动器
  • 通信接收器
  • 射频 (RF) 采样子系统
  • 表面声波 (SAW) 滤波缓冲器和驱动器
  • 国防设备和雷达

All trademarks are the property of their respective owners.

LMH6401 是一款面向直流到射频 (RF)、中频 (IF) 和高速时域应用的宽带、数控可变增益放大器 (DVGA)。 对于需要自动增益控制 (AGC) 的直流或交流耦合应用而言,该器件是一款理想的 ADC 驱动器。

该器件对噪声和失真性能进行了优化,以便驱动超宽带 ADC。 放大器在最大增益条件下的噪声系数为 8dB,在 1GHz 满量程信号电平条件下的谐波失真为 -63dBc。 该器件支持单电源和分离电源供电,以驱动 ADC。 该器件提供了共模参考输入引脚,以便使放大器输出共模符合 ADC 输入要求。

该器件通过 SPI 接口执行增益控制,并且支持 32dB 的增益范围(–6dB 至 26dB,步长为 1dB)。 此外,还可以通过外部 PD 引脚或串行外设接口 (SPI) 控制提供掉电功能。

这一性能水平在 345mW 的低功耗下才能实现。 器件工作的环境温度范围为 –40°C 至 85°C。

LMH6401 是一款面向直流到射频 (RF)、中频 (IF) 和高速时域应用的宽带、数控可变增益放大器 (DVGA)。 对于需要自动增益控制 (AGC) 的直流或交流耦合应用而言,该器件是一款理想的 ADC 驱动器。

该器件对噪声和失真性能进行了优化,以便驱动超宽带 ADC。 放大器在最大增益条件下的噪声系数为 8dB,在 1GHz 满量程信号电平条件下的谐波失真为 -63dBc。 该器件支持单电源和分离电源供电,以驱动 ADC。 该器件提供了共模参考输入引脚,以便使放大器输出共模符合 ADC 输入要求。

该器件通过 SPI 接口执行增益控制,并且支持 32dB 的增益范围(–6dB 至 26dB,步长为 1dB)。 此外,还可以通过外部 PD 引脚或串行外设接口 (SPI) 控制提供掉电功能。

这一性能水平在 345mW 的低功耗下才能实现。 器件工作的环境温度范围为 –40°C 至 85°C。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 8
类型 标题 下载最新的英语版本 日期
* 数据表 LMH6401 直流至 4.5GHz、全差分数字可变增益放大器 数据表 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2015年 6月 24日
电子书 The Signal e-book: 有关运算放大器设计主题的博客文章汇编 英语版 2018年 1月 31日
应用手册 ADC32RF45: Amplifier to ADC Interface (Rev. A) 2016年 9月 7日
技术文章 Disentangle RF amplifier specs: output voltage/current and 1dB compression point PDF | HTML 2016年 6月 9日
技术文章 Disentangle RF amplifier specs: intermodulation distortion and intercept points PDF | HTML 2016年 4月 19日
技术文章 Disentangling RF amplifier specs: amplifier spot noise vs. noise figure PDF | HTML 2016年 2月 5日
EVM 用户指南 TSW54J60 Evaluation Module User's Guide (Rev. A) 2015年 9月 21日
EVM 用户指南 LMH6401 EVM User's Guide (Rev. A) 2015年 5月 29日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

LMH6401EVM — LMH6401 评估模块

LMH6401 评估模块 (EVM) 用于评估采用 16 引线高性能射频封装的单路 LMH6401 数字控制型可变增益放大器 (DVGA)。此 EVM 旨在快速简便地演示 LMH6401 在所有增益设置下的功能和性能。此 EVM 可随时通过板载连接器与电源、信号源、USB 及测试仪表相连。此板可通过设置来实现差动输入和输出操作。它需要一个外部 180° 移相组合器以将单端信号转换为差动信号,从而便于与标准的单端 50Ω 实验室设备结合使用。默认情况下,凭借支持单电源或双电源供电的电路板,LMH6401EVM 可驱动高达 -12dB 或最低增益设置。此 EVM 上的 USB (...)

用户指南: PDF
TI.com 上无现货
评估模块 (EVM) 用 GUI

SBOC451 LMH6401EVM GUI

支持的产品和硬件

支持的产品和硬件

产品
射频 VGA
LMH6401 4.5GHz 超宽带数字可变增益放大器
硬件开发
评估板
LMH6401EVM LMH6401 评估模块
仿真模型

LMH6401 IBIS MODEL

SNOM552.ZIP (21 KB) - IBIS Model
仿真模型

LMH6401 PSpice Model

SBOMBQ6.ZIP (67 KB) - PSpice Model
仿真模型

LMH6401 TINA-TI Reference Design (Rev. A)

SBOM939A.TSC (58 KB) - TINA-TI Reference Design
仿真模型

LMH6401 TINA-TI Spice Model

SBOM938.ZIP (14 KB) - TINA-TI Spice Model
参考设计

TIDA-01022 — 适用于 DSO、雷达和 5G 无线测试系统的灵活 3.2GSPS 多通道 AFE 参考设计

此高速多通道数据采集参考设计可实现最佳的系统性能。系统设计人员需要考虑关键的设计参数,如高速多通道时钟生成功能的时钟抖动和偏斜(这会影响整个系统的 SNR、SFDR、通道间偏斜和确定性延迟)。此参考设计演示了一种多通道 AFE 和时钟解决方案,采用具有 JESD204B 的高速数据转换器、高速放大器、高性能时钟和低噪声电源解决方案,可实现最佳的系统性能
设计指南: PDF
原理图: PDF
参考设计

TIDA-01028 — 适用于高速示波器和宽带数字转换器的 12.8-GSPS 模拟前端参考设计

此参考设计提供了一个用于实现 12.8GSPS 采样率的交错射频采样模数转换器 (ADC) 的实用示例。这可通过对两个射频采样 ADC 进行时序交错来实现。交错需要在 ADC 之间进行相移,此参考设计通过 ADC12DJ3200 的无噪声孔径延迟调节(tAD 调节)功能来实现相移。此功能还可用于最大限度地减少交错 ADC 常见的失配问题:最大程度地提升 SNR、ENOB 和 SFDR 性能。此参考设计还采用了支持 JESD204B 的低相位噪声时钟树,该时钟树通过 LMX2594 宽带 PLL、LMK04828 合成器以及抖动清除器来实现。
设计指南: PDF
原理图: PDF
参考设计

TIDA-010128 — 适用于 12 位数字转换器的可扩展 20.8GSPS 参考设计

此参考设计介绍采用时序交错配置射频采样模数转换器 (ADC) 的 20.8GSPS 采样系统。时序交错法是一种经实践检验可提高采样率的传统方法,然而,匹配个别 ADC 失调电压、增益和采样时间不匹配是实现性能的关键。随着采样时钟频率的增加,交错复杂性也随之增加。ADC 之间的相位匹配是实现更出色的 SFDR 和 ENOB 的关键规格之一。本参考设计通过采用简化 20.8GSPS 交错实施的 19fs 精确相位控制措施,在 ADC12DJ5200RF 上应用了无噪声孔径延迟调节功能。本参考设计基于符合 12 位系统性能要求的 LMK04828 和 LMX2594,采用了板载低噪声 (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-010122 — 同步多通道射频系统数据转换器 DDC 和 NCO 特性的参考设计

由于 5G 的兴起,大规模多输入多输出 (mMIMO)、相控阵雷达和通信有效载荷等应用需要进行相应的调整,由此带来了同步设计挑战,该参考设计可解决这些挑战。典型射频前端包括模拟域中的天线、低噪声放大器 (LNA)、混频器、本机振荡器 (LO),以及数字域中的模数转换器、数字控制振荡器 (NCO) 和数字下变频器 (DDC)。要实现总体系统同步,这些数字块需要与系统时钟进行同步。该参考设计使用 ADC12DJ3200 数据转换器,通过将片上 NCO 与 SYNC~ 进行同步获得确定性延迟,以此在多个接收器上实现小于 5ps 的通道间偏移,并使用无噪声孔径延迟调节(tAD (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-00823 — 具有交流和直流耦合型固定增益放大器的 16 位 1GSPS 数字转换器参考设计

该参考设计讨论了超宽带、固定增益高速放大器 LMH3401 的使用和性能,该放大器可驱动高速模数转换器 (ADC) ADS54J60 器件。该参考设计讨论并测量了共模电压、电源和接口的不同选项(包括交流耦合和直流耦合),旨在满足各种应用的要求。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00826 — 50Ω 2GHz 示波器前端参考设计

此参考设计是 50Ω 输入示波器应用的模拟前端的一部分。系统设计人员可轻松使用此评估平台来处理频域和时域应用中的直流到 2GHz 的输入信号。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00822 — 具有交流和直流耦合型可变增益放大器的 16 位 1GSPS 数字转换器参考设计

数字可变增益高速放大器 LMH6401 可驱动高速模数转换器 (ADC) ADS54J60 器件,此参考设计讨论了其使用和性能。此参考设计讨论并测量了共模电压、电源和接口的不同选项(包括交流耦合和直流耦合),旨在满足各种应用的要求。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00654 — 级联式 LMH5401 与 LMH6401 参考设计

介绍了直流耦合和交流耦合应用中的宽带单端至差分转换参考设计。该设计评估 LMH5401 和 LMH6401 级联的性能并提供有关设计的深入见解。
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
UQFN-HR (RMZ) 16 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频