DS90UR906Q-Q1
- 5 至 65MHz PCLK 支持(140Mbps 至
1.82Gbps) - 交流耦合 STP 内部互联电缆长达 10 米
- 串行器和解串器上的集成终端
- @SPEED 链路 BIST 模式和报告引脚
- 可选 I2C 兼容串行控制总线
- RGB888 + VS,HS,DE 支持
- 断电模式可最大程度地降低功率耗散
- 1.8V 或 3.3V 兼容 LVCMOS I/O 接口
- 汽车级产品:符合 AEC-Q100 2 级要求
- > 8kV 的 HBM 和 ISO 10605 ESD 额定值
- 向后兼容模式,用于与老一代器件一起运行
- 串行器 - DS90UR905Q-Q1
- RGB888 + VS/HS/DE 串行化为 1 对 FPD-Link II
- 随机发生器/扰频器 - 直流平衡数据流
- 可选输出 VOD 和可调节去加重功能
- 解串器 - DS90UR906Q-Q1
- FAST 随机数据锁定;无需参考时钟
- 可调节输入接收器均衡
- LOCK(实时链路状态)报告引脚
- 输出并行总线的 EMI 最小化 (SSCG)
- 输出压摆控制 (OS)
DS90UR90xQ-Q1 芯片组将并行 RGB 视频接口转换为单对高速串行化接口。该串行总线方案通过消除时钟和数据间的偏差,减少连接器引脚数量,减小互连线路的尺寸、重量和成本以及简化印刷电路板 (PCB) 总体布局布线等方式简化系统设计。此外,内部 DC 均衡解码用于支持 AC 耦合互连。
DS90UR905Q-Q1 串行器内嵌时钟,可均衡数据有效载荷并将信号电平转换为高速低压差分信令。多达 24 个输入连同 3 个视频控制信号被共同串行化。此器件支持全
24 位颜色或 18 位颜色和 6 个通用信号(例如,音频 I2S 应用)。
DS90UR906Q-Q1 解串器可恢复数据 (RGB) 和控制信号,并从串行数据流中提取时钟。DS90UR906Q-Q1 能够锁定传入数据流,无需使用训练序列或特殊的 SYNC(同步)模式,也不需要基准时钟。链路状态 (LOCK) 输出信号也由该芯片组提供。
串行传输通过用户可选择的去加重功能、差分输出电平选择 特性和接收器均衡实现优化。通过使用低压差分信令、接收器驱动强度控制和展频计时兼容性最大限度地减少了电磁干扰 (EMI)。解串器可配置为在其并行输出中生成展频时钟和数据。
DS90UR905Q-Q1 串行器采用 48 引脚超薄型四方扁平无引线封装 (WQFN) 封装,而 DS90UR906Q-Q1 解串器采用 60 引脚 WQFN 封装。两种器件可在 -40˚C 至 +105˚C 的汽车级 AEC-Q100 2 级温度范围内额定运行。
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | DS90UR90xQ-Q1 5 至 65MHz 24 位彩色 FPD-Link II 串行器和解串器 数据表 (Rev. I) | PDF | HTML | 英语版 (Rev.I) | PDF | HTML | 2019年 12月 27日 |
应用手册 | LVDS Repeaters and Crosspoints Extend the Reach of FPD-Link II Interfaces (Rev. A) | 2013年 4月 29日 | ||||
应用手册 | AN-1807 FPD-Link II Display SerDes Overview (Rev. B) | 2013年 4月 26日 | ||||
应用手册 | Extending the Reach of a FPD-Link II Interface with Cable Drivers and Equalizers (Rev. A) | 2013年 4月 26日 | ||||
用户指南 | DVI - FPD LINK II (DS90UR905Q/906Q) Demo Platform User Guide | 2012年 6月 15日 | ||||
应用手册 | Application Note 1187 Leadless Leadframe Package (LLP) (cn) | 2011年 11月 1日 | ||||
应用手册 | Application Note 1807 FPD-Link II Display SerDes Overview (cn) | 2009年 11月 4日 | ||||
应用手册 | LVDS Repeaters and Crosspoints Extend the Reach of FPD-Link II Interfaces (cn) | 最新英语版本 (Rev.A) | 2008年 9月 4日 | |||
应用手册 | App Note 1826 Extending Reach of a FPD-Link II Intrfce w/Cable Drvrs & Equalzr | 最新英语版本 (Rev.A) | 2008年 3月 24日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
TINA-TI — 基于 SPICE 的模拟仿真程序
TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。
TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表
需要 HSpice (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
WQFN (NKB) | 60 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。