产品详情

Arm CPU 2 Arm Cortex-A15 Arm (max) (MHz) 1500 Coprocessors 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 1 PCIe Gen 2 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection TI functional safety category Functional Safety-Compliant Rating Automotive Operating temperature range (°C) to
Arm CPU 2 Arm Cortex-A15 Arm (max) (MHz) 1500 Coprocessors 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 1 PCIe Gen 2 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection TI functional safety category Functional Safety-Compliant Rating Automotive Operating temperature range (°C) to
FCBGA (ABC) 760 529 mm² 23 x 23
  • 专为信息娱乐应用设计的 架构
  • 支持视频、图像和图形处理
    • 全高清视频(1920 × 1080p,60fps)
    • 多个视频输入和视频输出
    • 2D 和 3D 图形
  • 双核 Arm® Cortex®-A15 微处理器子系统
  • C66x 浮点 VLIW DSP 多达两个
    • 目标代码与 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定点乘法
  • 片上 L3 RAM 高达 2.5MB
  • 3 级 (L3) 和 4 级 (L4) 互连
  • 两个 DDR2/DDR3/DDR3L 存储器接口 (EMIF) 模块
    • 最高支持 DDR2-800 和 DDR3-1066
    • 每个 EMIF 支持高达 2GB
  • 双核 Arm® Cortex®-M4 图像处理单元 (IPU)
  • 多达两个嵌入式视觉引擎 (EVE)
  • IVA 子系统
  • 显示子系统
    • 具有 DMA 引擎和多达 3 条管线的显示控制器
    • HDMI™编码器:兼容 HDMI 1.4a 和 DVI 1.0
  • 视频处理引擎 (VPE)
  • 2D 图形加速器 (BB2D) 子系统
    • Vivante®GC320 内核
  • 双核 PowerVR®SGX544 3D GPU
  • 三个视频输入端口 (VIP) 模块
    • 支持多达 10 个多路复用输入端口
  • 通用存储器控制器 (GPMC)
  • 增强型直接存储器存取 (EDMA) 控制器
  • 2 端口千兆以太网 (GMAC)
  • 16 个 32 位通用计时器
  • 32 位 MPU 看门狗计时器
  • 五个内部集成电路 (I2C™) 端口
  • HDQ™/单线®接口
  • SATA 接口
  • MediaLB®(MLB) 子系统
  • 10 个可配置 UART/IrDA/CIR 模块
  • 4 个多通道串行外设接口 (McSPI)
  • 四路 SPI (QSPI)
  • 8 个多通道音频串行端口 (McASP) 模块
  • 超高速 USB 3.0 双角色器件
  • 3 个高速 USB 2.0 双角色器件
  • 四个多媒体卡/安全数字/安全数字输入输出接口 (MMC™/SD®/SDIO)
  • 具有两个 5Gbps 通道的 PCI-Express®3.0 子系统
    • 一个与第 2 代兼容的双通道端口
    • 或两个与第 2 代兼容的单通道端口
  • 双控制器局域网 (DCAN) 模块
    • CAN 2.0B 协议
  • 多达 247 个通用 I/O (GPIO) 引脚
  • 实时时钟子系统 (RTCSS)
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墙
    • JTAG®
    • 安全密钥
    • 安全 ROM 和引导
  • 电源、复位和时钟管理 (PRCM)
  • 支持 CTool 技术的片上调试
  • 28nm CMOS 技术
  • 23mm × 23mm、0.8mm 间距、760 引脚 BGA (ABC)
  • 专为信息娱乐应用设计的 架构
  • 支持视频、图像和图形处理
    • 全高清视频(1920 × 1080p,60fps)
    • 多个视频输入和视频输出
    • 2D 和 3D 图形
  • 双核 Arm® Cortex®-A15 微处理器子系统
  • C66x 浮点 VLIW DSP 多达两个
    • 目标代码与 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定点乘法
  • 片上 L3 RAM 高达 2.5MB
  • 3 级 (L3) 和 4 级 (L4) 互连
  • 两个 DDR2/DDR3/DDR3L 存储器接口 (EMIF) 模块
    • 最高支持 DDR2-800 和 DDR3-1066
    • 每个 EMIF 支持高达 2GB
  • 双核 Arm® Cortex®-M4 图像处理单元 (IPU)
  • 多达两个嵌入式视觉引擎 (EVE)
  • IVA 子系统
  • 显示子系统
    • 具有 DMA 引擎和多达 3 条管线的显示控制器
    • HDMI™编码器:兼容 HDMI 1.4a 和 DVI 1.0
  • 视频处理引擎 (VPE)
  • 2D 图形加速器 (BB2D) 子系统
    • Vivante®GC320 内核
  • 双核 PowerVR®SGX544 3D GPU
  • 三个视频输入端口 (VIP) 模块
    • 支持多达 10 个多路复用输入端口
  • 通用存储器控制器 (GPMC)
  • 增强型直接存储器存取 (EDMA) 控制器
  • 2 端口千兆以太网 (GMAC)
  • 16 个 32 位通用计时器
  • 32 位 MPU 看门狗计时器
  • 五个内部集成电路 (I2C™) 端口
  • HDQ™/单线®接口
  • SATA 接口
  • MediaLB®(MLB) 子系统
  • 10 个可配置 UART/IrDA/CIR 模块
  • 4 个多通道串行外设接口 (McSPI)
  • 四路 SPI (QSPI)
  • 8 个多通道音频串行端口 (McASP) 模块
  • 超高速 USB 3.0 双角色器件
  • 3 个高速 USB 2.0 双角色器件
  • 四个多媒体卡/安全数字/安全数字输入输出接口 (MMC™/SD®/SDIO)
  • 具有两个 5Gbps 通道的 PCI-Express®3.0 子系统
    • 一个与第 2 代兼容的双通道端口
    • 或两个与第 2 代兼容的单通道端口
  • 双控制器局域网 (DCAN) 模块
    • CAN 2.0B 协议
  • 多达 247 个通用 I/O (GPIO) 引脚
  • 实时时钟子系统 (RTCSS)
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墙
    • JTAG®
    • 安全密钥
    • 安全 ROM 和引导
  • 电源、复位和时钟管理 (PRCM)
  • 支持 CTool 技术的片上调试
  • 28nm CMOS 技术
  • 23mm × 23mm、0.8mm 间距、760 引脚 BGA (ABC)

DRA75x 和 DRA74x (Jacinto 6) 信息娱乐 应用 处理器旨在满足现代车内信息娱乐体验对于处理性能的强烈需求。

该器件使原始设备制造商 (OEM) 和原始设计制造商 (ODM) 得以将创新型连接技术、语音识别和音频流式传输等快速投入实施。Jacinto 6 器件通过其极具灵活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件不但具有可编程视频处理功能,还融合了高度集成的外设集。

双核 Arm® Cortex®-A15 RISC CPU 配有 Arm®Neon™扩展、TI C66x VLIW 浮点 DSP 内核以及 Vision AccelerationPac(具有 1 个或多个 EVE),可提供编程功能。借助 Arm,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。

此外,TI 提供一整套针对 Arm、DSP 和 EVE 协处理器的开发工具,其中包括 C 语言编译器和一个可查看源代码的调试界面。

DRA75x 和 DRA74x Jacinto 6 处理器系列器件符合 AEC-Q100 标准。

DRA75x 和 DRA74x (Jacinto 6) 信息娱乐 应用 处理器旨在满足现代车内信息娱乐体验对于处理性能的强烈需求。

该器件使原始设备制造商 (OEM) 和原始设计制造商 (ODM) 得以将创新型连接技术、语音识别和音频流式传输等快速投入实施。Jacinto 6 器件通过其极具灵活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件不但具有可编程视频处理功能,还融合了高度集成的外设集。

双核 Arm® Cortex®-A15 RISC CPU 配有 Arm®Neon™扩展、TI C66x VLIW 浮点 DSP 内核以及 Vision AccelerationPac(具有 1 个或多个 EVE),可提供编程功能。借助 Arm,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。

此外,TI 提供一整套针对 Arm、DSP 和 EVE 协处理器的开发工具,其中包括 C 语言编译器和一个可查看源代码的调试界面。

DRA75x 和 DRA74x Jacinto 6 处理器系列器件符合 AEC-Q100 标准。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 48
类型 标题 下载最新的英语版本 日期
* 数据表 DRA75x、DRA74x 信息娱乐 应用 处理器器件版本 2.0 数据表 (Rev. F) PDF | HTML 英语版 (Rev.F) PDF | HTML 2019年 8月 27日
* 勘误表 DRA75x, DRA74x Silicon Errata Automotive Infotainment Silicon Revision 2.0, 1.1 (Rev. K) PDF | HTML 2024年 9月 8日
* 用户指南 DRA75x, DRA74x Technical Reference Manual (SR2.0 & SR1.1) (Rev. H) PDF | HTML 2024年 5月 24日
应用手册 Jacinto6 SoC 上 VISION SDK 和 PSDKLA 之间的 IVA-HD 共 享 PDF | HTML 英语版 PDF | HTML 2021年 11月 18日
应用手册 在 Jacinot6 SOC 上集成 VISION SDK 和 PSDK 之间的虚拟 DRM PDF | HTML 英语版 PDF | HTML 2021年 10月 13日
更多文献资料 Building your application with security in mind (Rev. E) 2020年 10月 28日
应用手册 AM57x, DRA7x, and TDA2x EMIF Tools (Rev. E) 2020年 1月 6日
应用手册 Integrating New Cameras With Video Input Port on DRA7xx SoCs PDF | HTML 2019年 6月 11日
应用手册 Achieving Early CAN Response on DRA7xx Devices 2018年 11月 28日
应用手册 DRA74x_75x/DRA72x Performance (Rev. A) 2018年 10月 31日
应用手册 Audio Post Processing Engine on Jacinto™ DRA7x Family of Devices 2018年 9月 14日
应用手册 The Implementation of YUV422 Output for SRV 2018年 8月 2日
应用手册 MMC DLL Tuning (Rev. B) 2018年 7月 31日
应用手册 Integrating AUTOSAR on TI SoC: Fundamentals 2018年 6月 18日
应用手册 ECC/EDC on TDAxx (Rev. B) 2018年 6月 13日
应用手册 Tools and Techniques to Root Case Failures in Video Capture Subsystem 2018年 6月 12日
应用手册 Sharing VPE Between VISIONSDK and PSDKLA 2018年 5月 4日
应用手册 Android Boot Optimization on DRA7xx Devices (Rev. A) 2018年 2月 13日
技术文章 Jacinto™ DRA automotive processors drive digital cockpit solutions PDF | HTML 2018年 1月 12日
应用手册 Flashing Utility - mflash 2018年 1月 9日
应用手册 Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices (Rev. A) 2017年 11月 30日
应用手册 Jacinto6 Spread Spectrum Clocking Configuration (Rev. A) 2017年 11月 27日
应用手册 Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES (Rev. B) 2017年 11月 7日
应用手册 A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D (Rev. B) 2017年 11月 3日
应用手册 Robust Rear-View Camera (RVC) App Report 2017年 9月 13日
应用手册 Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017年 9月 12日
应用手册 Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 2017年 8月 14日
应用手册 Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 2017年 7月 12日
白皮书 Revolutionize the automotive cockpit 2017年 6月 2日
应用手册 Linux Boot Time Optimizations on DRA7xx Devices 2017年 3月 31日
应用手册 Interfacing DRA75x and DRA74x Audio to Analog Codecs (Rev. A) 2017年 2月 17日
应用手册 Early Splash Screen on DRA7x Devices 2017年 1月 31日
应用手册 Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices (Rev. A) 2016年 12月 15日
应用手册 Gstreamer Migration Guidelines 2016年 4月 26日
用户指南 Jacinto6 Android Video Decoder Software Design Specification User's Guide 2016年 4月 21日
用户指南 Jacinto6 Android Video Encoder Software Design Specification User's Guide 2016年 4月 21日
应用手册 Flashing Binaries to DRA7xx Factory Boards Using DFU 2016年 4月 14日
应用手册 Tools and Techniques for Audio Debugging 2016年 4月 13日
应用手册 Debugging Tools and Techniques With IPC3.x 2016年 3月 30日
技术文章 Infotainment for the Masses – Volkswagen MIB II Standard powered by TI PDF | HTML 2016年 2月 17日
EVM 用户指南 DRA75x and DRA74x EVM CPU Board User's Guide 2016年 2月 9日
用户指南 JAMR3 Tuner Application Board User’s Guide 2016年 2月 9日
应用手册 Modifying Memory Usage for IPUMM Applications Loaded IPC 3.x for DRA75x, DRA74x (Rev. A) 2016年 1月 15日
技术文章 Difficult to see. Always in motion is the future PDF | HTML 2016年 1月 4日
技术文章 Securing the Scene PDF | HTML 2015年 12月 16日
技术文章 What a journey: from Archimedes to reconfigurable clusters PDF | HTML 2015年 11月 23日
白皮书 Informational ADAS as Software Upgrade to Today’s Infotainment Systems 2014年 10月 14日
应用手册 Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014年 8月 13日

设计和开发

电源解决方案

查找适用于 DRA746 的电源解决方案。TI 提供适用于 TI 和非 TI 片上系统 (SoC)、处理器、微控制器、传感器和现场可编程门阵列 (FPGA) 的电源解决方案。

评估板

J6EVM5777 — DRA7xx 评估模块

Jacinto™ DRA7xx 评估模块平台旨在加快诸如信息娱乐、可重新配置的数字化群集或集成数字化驾驶舱等应用的开发速度,并缩短其上市时间。为了在 DRA74x 和 DRA75x Jacinto Infotaiment SoC 之间实现扩展和重复使用,该 EVM 基于采用异类可扩展架构的 Jacinto DRA75x SoC,该架构包括两个混合 ARM® Cortex®-A15 内核、两个 ARM Cortex-M4 处理子系统(每个子系统都有两个 ARM Cortex 内核)、两个 C66x 数字信号处理器 (DSP)、一个包含两个嵌入式视觉引擎 (EVE) (...)

来源:SVTRONICS INC
用户指南: PDF
评估板

J6PEVM577P — DRA7xP 评估模块

DRA77xP/DRA76xP-ACD 是一个评估平台,旨在各 DRA77xP 和 DRA76xP JacintoTM 信息娱乐片上系统 (SoC) 之间实现扩展和重复使用。它的构建基于采用异构、可扩展架构的 Jacinto DRA77xP SoC ,该 SoC 包含两个 ARM Cortex-A15 微处理器单元、两个 Arm ® Cortex®-M4 处理子系统组合(每个子系统都具有两个 ARM Cortex 微处理器)、两个数字信号处理器 (DSPC66x),一个包括两个嵌入式视觉引擎 (EVE) 的 Vision AccelerationPac、包含 Imagination (...)

来源:SVTRONICS INC
用户指南: PDF
软件开发套件 (SDK)

PROCESSOR-SDK-LINUX-AUTOMOTIVE-DRA7X PROCESSOR-SDK-LINUX-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

支持的产品和硬件

支持的产品和硬件

产品
基于 Arm 的处理器
DRA710 适用于信息娱乐系统和仪表组且具有图形功能的 600MHz Arm Cortex-A15 SoC 处理器 DRA712 适用于信息娱乐系统和仪表组且具有图形和双核 Arm Cortex-M4 的 600MHz Arm Cortex-A15 SoC 处理器 DRA714 适用于信息娱乐系统和仪表组且具有图形功能和 DSP 的 600MHz Arm Cortex-A15 SoC 处理器 DRA716 适用于信息娱乐系统和仪表组且具有图形功能和 DSP 的 800MHz Arm Cortex-A15 SoC 处理器 DRA718 适用于信息娱乐系统和仪表组且具有图形功能和 DSP 的 1GHz Arm Cortex-A15 SoC 处理器 DRA722 适用于汽车信息娱乐系统和仪表组且具有图形功能和 DSP 的 800MHz Arm Cortex-A15 SoC 处理器 DRA724 适用于汽车信息娱乐系统和仪表组且具有图形功能和 DSP 的 1GHz Arm Cortex-A15 SoC 处理器 DRA725 适用于汽车信息娱乐系统和仪表组且具有图形功能和 DSP 的 1.2GHz Arm Cortex-A15 SoC 处理器 DRA726 适用于信息娱乐系统和仪表组且具有图形功能和 DSP 的 1.5GHz Arm Cortex-A15 DRA746 适用于汽车信息娱乐系统和仪表组、具有图形和 DSP 的 1.5GHz 双核 Arm Cortex-A15 SoC 处理器 DRA74P 具有 ISP 并与 DRA74x SoC 处理器实现引脚兼容的多核 SoC 处理器 DRA756 适用于信息娱乐应用的 1.5GHz 双核 A15、双 EVE、双 DSP 扩展外设 SoC 处理器 DRA75P 适用于信息娱乐应用、具有 ISP 并与 DRA75x SoC 实现引脚兼容的多核 SoC 处理器 DRA76P 适用于数字驾驶舱应用并具有 ISP 的高性能多核 SoC 处理器 DRA77P 适用于数字驾驶舱应用并具有扩展外设和 ISP 的高性能多核 SoC DRA790 适用于音频放大器且采用 500MHz C66x DSP 的 300MHz Arm Cortex-A15 SoC 处理器 DRA791 适用于音频放大器且具有 750MHz C66x DSP 的 300MHz Arm Cortex-A15 SoC 处理器 DRA793 适用于音频放大器且具有 750MHz C66x DSP 的 500MHz Arm Cortex-A15 SoC 处理器 DRA797 适用于音频放大器且具有 750MHz C66x DSP 的 800MHz Arm Cortex-A15 SoC 处理器
数字信号处理器 (DSP)
DRA780 适用于音频放大器且具有 500MHz C66x DSP 和 2 个双核 Arm Cortex-M4 的 SoC 处理器 DRA781 适用于音频放大器且具有 750MHz C66x DSP 和 2 个双核 Arm Cortex-M4 的 SoC 处理器 DRA782 适用于音频放大器且具有 2 个 500MHz C66x DSP 和 2 个双核 Arm Cortex-M4 的 SoC 处理器 DRA783 适用于音频放大器且具有 2 个 750MHz C66x DSP 和 2 个双核 Arm Cortex-M4 的 SoC 处理器 DRA785 适用于音频放大器且具有 2 个 1000MHz C66x DSP 和 2 个双核 Arm Cortex-M4 的 SoC 处理器 DRA786 适用于音频放大器且具有 2 个 500MHz C66x DSP 与 2 个双核 Arm Cortex-M4 和 EVE 的 SoC 处理器 DRA787 适用于音频放大器且具有 2 个 750MHz C66x DSP、2 个双核 Arm Cortex-M4 和 EVE 的 SoC 处理器 DRA788 适用于音频放大器且具有 2 个 1000MHz C66x DSP、1 个 EVE 和 2 个双核 Arm Cortex-M4 的 SoC 处理器
下载选项
IDE、配置、编译器或调试器

CCSTUDIO Code Composer Studio 集成式开发环境 (IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It is comprised of a rich suite of tools used to build, debug, analyze and optimize embedded applications. Code Composer Studio is available across Windows®, Linux® and macOS® platforms.

(...)

支持的产品和硬件

支持的产品和硬件

此设计资源支持这些类别中的大部分产品。

查看产品详情页,验证是否能提供支持。

启动 下载选项
操作系统 (OS)

GHS-3P-INTEGRITY-RTOS — Green Hills INTEGRITY RTOS

The flagship of Green Hills Software operating systems—the INTEGRITY RTOS—is built around a partitioning architecture to provide embedded systems with total reliability, absolute security, and maximum real-time performance. With its leadership pedigree underscored by certifications in a (...)
支持软件

VCTR-3P-MICROSAR — 适用于微控制器和高性能计算机 (HPC) 的 Vector MICROSAR AUTOSAR 软件

MICROSAR 和 DaVinci 产品系列凭借适用于微控制器和 HPC 的先进嵌入式软件和强大的开发工具简化了 ECU 开发。利用先进的基础设施软件,即可为 ECU 奠定良好基础,并使用相关工具简化所有配套开发任务。MICROSAR 嵌入式软件是按照 AUTOSAR classic 和 adaptive 等相关标准开发的。根据 ISO 26262 高达 ASIL D 的安全标准,该软件还适用于安全相关应用。此外,智能网络安全功能可保护控制单元免受未经授权的访问和操纵。Vector 涵盖汽车和其他工业应用的所有用例。对于具有高性能计算机的软件定义车辆 (...)
仿真模型

DRA75x and DRA74x BSDL Model

SPRM667.ZIP (14 KB) - BSDL Model
仿真模型

DRA75x and DRA74x IBIS Model

SPRM668.ZIP (18366 KB) - IBIS Model
仿真模型

DRA75x and DRA74x Thermal Model

SPRM669.ZIP (2 KB) - Thermal Model
计算工具

CLOCKTREETOOL — Clock Tree Tool for Sitara™ ARM® Processors

The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree (...)
用户指南: PDF
封装 引脚 CAD 符号、封装和 3D 模型
FCBGA (ABC) 760 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频